摘要:設(shè)計(jì)了一款應(yīng)用于GSM/WCDMA/LTE發(fā)射機(jī)中的多模10 bit數(shù)模轉(zhuǎn)換器(DAC),該DAC采用了5+5的分段式電阻型結(jié)構(gòu),達(dá)到面積和性能優(yōu)化折中。通過數(shù)字可編程設(shè)計(jì),該DAC可根據(jù)不同帶寬和數(shù)據(jù)率的要求合理地控制偏置電流的大小,實(shí)現(xiàn)不同應(yīng)用場景的低功耗目標(biāo)。此外,該DAC還集成了一款改進(jìn)的直流偏移自校準(zhǔn)電路,將發(fā)射機(jī)本振泄露的抑制提高了20 dB以上。而且,直流偏移自校準(zhǔn)在芯片上電期間完成,既不影響通道的正常工作,又不消耗額外的功耗,解決了現(xiàn)有的技術(shù)問題。該DAC采用0.13μm 1P4M CMOS工藝進(jìn)行設(shè)計(jì)和流片,占用芯片面積小于0.1 mm~2。測試結(jié)果表明,該DAC在0.1~10 MHz的信號帶寬下,具有63.0~76.8 dB的信噪失真比(SNDR)和67.9~77.9 dB的無雜散動態(tài)范圍(SFDR);在1.5 V的供電電壓下的最大功耗為2.2 mW。
注:因版權(quán)方要求,不能公開全文,如需全文,請咨詢雜志社