摘要:隨著深亞微米CMOS技術(shù)低電源電壓的應(yīng)用,低壓低功耗動(dòng)態(tài)鎖存比較器技術(shù)的研究變得尤為重要?;诿舾蟹糯笃鞯膫鹘y(tǒng)動(dòng)態(tài)鎖存比較器可以獲得較低功耗,但難于適合低電源電壓應(yīng)用。而雙尾動(dòng)態(tài)鎖存比較器結(jié)構(gòu)、單相時(shí)鐘低失調(diào)動(dòng)態(tài)鎖存比較器結(jié)構(gòu)以及高速動(dòng)態(tài)鎖存比較器結(jié)構(gòu)等,通過(guò)增加少量晶體管,能夠適合于低壓低功耗應(yīng)用,并且有效改善了傳統(tǒng)動(dòng)態(tài)鎖存比較器的性能。
注:因版權(quán)方要求,不能公開(kāi)全文,如需全文,請(qǐng)咨詢(xún)雜志社
省級(jí)期刊 下單
國(guó)際刊號(hào):2095-0926
國(guó)內(nèi)刊號(hào):12-1423/Z
雜志詳情